Понятия со словом «блоковый»

Блоковый нерв — IV пара черепных нервов, иннервирует верхнюю косую мышцу (лат. m.obliquus superior), которая поворачивает глазное яблоко кнаружи и вниз.
Блоковый многогранник — это (многомерный) многогранник, образованный из симплекса путём многократного приклеивания другого симплекса к одной из его фасет.
Блоковый граф (кликовое дерево) — вид неориентированного графа, в котором каждая компонента двусвязности (блок) является кликой.

Связанные понятия

Сегментная адресация памяти — схема логической адресации памяти компьютера в архитектуре x86. Линейный адрес конкретной ячейки памяти, который в некоторых режимах работы процессора будет совпадать с физическим адресом, делится на две части: сегмент и смещение. Сегментом называется условно выделенная область адресного пространства определённого размера, а смещением — адрес ячейки памяти относительно начала сегмента. Базой сегмента называется линейный адрес (адрес относительно всего объёма памяти...
Режим обратной связи по выходу (англ. Output Feedback, OFB) — один из вариантов использования симметричного блочного шифра. Особенностью режима является то, что в качестве входных данных для алгоритма блочного шифрования не используется само сообщение. Вместо этого блочный шифр используется для генерации псевдослучайного потока байтов, который с помощью операции XOR складывается с блоками открытого текста. Подобная схема шифрования называется потоковым шифром (англ. stream cipher).
В Юникоде блок — граничащий с соседними блоками диапазон кодовых позиций. Названия блоков уникальны, блоки не дублируются и не пересекаются. Они имеют начальную кодовую позицию в формате nnn0 и конечную кодовую позицию в формате nnnF. Блок может включать зарезервированные и несимвольные кодовые позиции. Кодовые позиции, не относящиеся к одному из именованных блоков, например, в незадействованных плоскостях 3—13, имеют значение «No_block».
Перемежитель (Интерливер от англ. Interleaver) — блок, реализующий перемежение - один из способов борьбы с ошибками. Предназначен для борьбы с пакетированием ошибок путём их разнесения во времени. Использует перемешивание (перемежение) символов передаваемой последовательности на передаче и восстановление её исходной структуры на приёме.
Регистр — устройство для записи, хранения и считывания n-разрядных двоичных данных и выполнения других операций над ними.
Коммутационная панель (кросс-пане́ль, патч-пане́ль) — одна из составных частей структурированной кабельной системы (СКС). Представляет собой панель с множеством соединительных разъёмов, расположенных на лицевой стороне панели. На тыльной стороне панели находятся контакты, предназначенные для фиксированного соединения с кабелями, и соединённые с разъёмами электрически. Коммутационная панель относится к пассивному сетевому оборудованию.
Троичная ячейка памяти используется в электронике, в пневмонике и в других областях.
Троичный триггер (ternary trigger, ternary latch, ternary flip-flop) — электронное, механическое, пневматическое, гидравлическое, оптическое или другое устройство, имеющее три устойчивых состояния, возможность переключения из любого одного из трёх устойчивых состояний в любое из двух других устойчивых состояний и возможность определения, в каком из трёх устойчивых состояний находится это устройство. Например, троичная ячейка памяти, с возможностью записи и чтения (записанных) троичных кодов (чисел...
Аналоговый функциона́льный блок, блок операционный — совокупность элементов АВМ структурного типа, которые реализуют какую-либо одну математическую операцию. Эти элементы объединяются в систему для решения задач в соответствии со структурной схемой модели, образуя модель задачи.
Полевой ввод-вывод (англ. field IO) — интерфейс для подключения измерительных приборов и исполнительных механизмов (обобщённо называемых полевыми устройствами) к системе управления технологическим процессом. К узлам полевого ввода-вывода подключаются как датчики, измеряющие необходимые параметры технологического процесса, так и исполнительные механизмы, с помощью которых система управления может влиять на ход процесса.
Программи́руемая по́льзователем ве́нтильная ма́трица (ППВМ, англ. field-programmable gate array, FPGA) — полупроводниковое устройство, которое может быть сконфигурировано производителем или разработчиком после изготовления; отсюда название: «программируемая пользователем». ППВМ программируются путём изменения логики работы принципиальной схемы, например, с помощью исходного кода на языке проектирования (типа VHDL), на котором можно описать эту логику работы микросхемы. ППВМ является одной из архитектурных...
Евромеханика (англ. Eurocard — «Европейская плата») — стандартный конструктив исполнения печатных плат, предназначенных для размещения в специальных корзинах («крейтах») для установки в 19-дюймовую стойку.
Программируемая аналоговая интегральная схема (ПАИС; англ. Field-programmable analog array) — набор базовых ячеек, которые могут быть сконфигурированы и соединены между собой для реализации наборов аналоговых функций: фильтров, усилителей, интеграторов, сумматоров, ограничителей, делителей, выпрямителей, и т. д. Особенностью схемы является полное или частичное изменение аналоговой схемы во время функционирования или изменение характеристик некоторых элементов схем (например, полосы пропускания или...
Схема кодирования — одна из схем (алгоритм + технология) кодирования и передачи данных в сетях GPRS/EGPRS.
Дескриптор сегмента (в архитектуре x86) — служебная структура в памяти, которая определяет сегмент. Длина дескриптора равна 8 байт .
Токопровод — электротехническое устройство для передачи электроэнергии на малые расстояния (например, от генератора к повышающему трансформатору). Согласно СТО «ФСК ЕЭС», токопровод с литой (твёрдой) изоляцией — это устройство, предназначенное для передачи и распределения электроэнергии, состоящее из проводников, изолированных от заземлённых частей твёрдыми диэлектрическими материалами, защитных оболочек, ответвительных устройств, поддерживающих и опорных конструкций.
Программируемое (интеллектуальное) реле — разновидность программируемых логических контроллеров (ПЛК). Обычно программа создается на языке релейной логики (LD) или FBD при помощи компьютера или при помощи клавиш на лицевой панели ПЛК.
Арифме́тико-логи́ческое устро́йство (АЛУ) (англ. arithmetic and logic unit, ALU) — блок процессора, который под управлением устройства управления (УУ) служит для выполнения арифметических и логических преобразований (начиная от элементарных) над данными, называемыми в этом случае операндами. Разрядность операндов обычно называют размером или длиной машинного слова.
Внутренняя сортировка (англ. internal sort) — разновидность алгоритмов сортировки или их реализаций, при которой объема оперативной памяти достаточно для помещения в неё сортируемого массива данных с произвольным доступом к любой ячейке и, собственно, для выполнения алгоритма. В этом случае сортировка происходит максимально быстро, так как скорость доступа к оперативной памяти значительно выше, чем к периферийным устройствам (соответственно, время доступа значительно меньше). В зависимости от конкретного...
Тензорный процессор Google (Google Tensor Processing Unit, Google TPU) — тензорный процессор, относящийся к классу нейронных процессоров, являющийся специализированной интегральной схемой, разработанной корпорацией Google и предназначенной для использования с библиотекой машинного обучения TensorFlow. Представлен в 2016 году на конференции Google I/O, при этом утверждалось, что устройства к тому моменту уже использовались внутри корпорации Google более года.
Объединительная панель (англ. backplane), они же кроссплаты, объединительные платы — элемент конструкции радиоэлектронных устройств, включающий себя группу электрических соединителей, объединённых параллельно таких образом, что каждая электрическая линия каждого соединителя соединяется с такими же линиями других соединителей, формируя шину передачи данных и/или шину питания и заземления.
Моноли́тное ядро́ — классическая и, на сегодняшний день, наиболее распространённая архитектура ядер операционных систем. Монолитные ядра предоставляют богатый набор абстракций оборудования. Все части монолитного ядра работают в одном адресном пространстве.
Небольшая печатная плата, на которой размещены микросхемы запоминающего устройства, обычно ОЗУ.

Подробнее: Модуль памяти
Программи́руемая логи́ческая интегра́льная схе́ма (ПЛИС, англ. programmable logic device, PLD) — электронный компонент (интегральная микросхема), используемый для создания конфигурируемых цифровых электронных схем. В отличие от обычных цифровых микросхем, логика работы ПЛИС не определяется при изготовлении, а задаётся посредством программирования (проектирования). Для программирования используются программатор и IDE (отладочная среда), позволяющие задать желаемую структуру цифрового устройства в...

Подробнее: ПЛИС
Сегме́нт сети (в информатике) — логически или физически обособленная часть сети.
Mультипле́ксор — устройство, имеющее несколько сигнальных входов, один или более управляющих входов и один выход. Мультиплексор позволяет передавать сигнал с одного из входов на выход; при этом выбор желаемого входа осуществляется подачей соответствующей комбинации управляющих сигналов.

Подробнее: Мультиплексор (электроника)
Однокристальные микроконтроллеры — функционально законченный МПК (микропроцессорный комплект), реализованный в виде одной СБИС (сверх-БИС). ОМК включает процессор, ОЗУ, ПЗУ, порты ввода-вывода для подключения внешних устройств, модули ввода аналогового сигнала АЦП, таймеры, контроллеры прерывания, контроллеры различных интерфейсов и т. д.

Подробнее: Однокристальный микроконтроллер
Для построения памяти компьютера, как оперативной памяти, так и постоянной, широко применяют полупроводниковые запоминающие устройства. Зачастую эти устройства строятся на микросхемах. В зависимости от конструкторских требований к создаваемому компьютеру, производится выбор типа, вида и конкретной серии микросхем.
Секционная свёртка используется, когда количество элементов одной из последовательностей в несколько раз больше, чем количество элементов другой. Секционная свёртка может выполняться методом суммирования или методом перекрытия.
В сетях передачи данных сегментирование пакетов — это процесс деления пакета данных на более мелкие единицы для передачи по сети. Сегментация пакетов происходит на четвёртом уровне модели OSI — транспортном уровне. Сегментация может потребоваться, если...
Раундом (или циклом) в криптографии называют один из последовательных шагов обработки данных в алгоритме блочного шифрования. В шифрах Фейстеля (построенных в соответствии с архитектурой сети Фейстеля) и близких ему по архитектуре шифрах — один шаг шифрования, в ходе которого одна или несколько частей шифруемого блока данных подвергается модификации путём применения круговой функции.
Массово-параллельная архитектура (англ. massive parallel processing, MPP, также «массивно-параллельная архитектура») — класс архитектур параллельных вычислительных систем. Особенность архитектуры состоит в том, что память физически разделена.
КАМАК (англ. CAMAC - Computer Automated Measurement and Control) — стандарт, определяющий организацию магистрально-модульной шины, предназначенной для связи измерительных устройств с цифровой аппаратурой обработки данных в системах сбора данных. Появился в 1970-х годах.
Сеть сортиро́вки (англ. sorting network) — класс алгоритмических методов сортировки, в которых последовательность сравнений не зависит от результатов предыдущих сравнений.
Тиристорный коммутатор — электронное устройство, предназначенное для управления электрическими нагрузками. В качестве силовых элементов используются тиристоры или симисторы.
Микропроцессорная система представляет собой функционально законченное изделие, состоящее из одного или нескольких устройств, главным образом из микропроцессора и/или микроконтроллера.
Инве́ртор (лат. inverto — поворачивать, переворачивать) — элемент вычислительной машины, осуществляющий определённые преобразования сигнала. Различают два основных типа инверторов: аналоговые и цифровые.
Полусумма́тор — комбинационная логическая схема, имеющая два входа и два выхода (двухразрядный сумматор, бинарный сумматор). Полусумматор позволяет вычислять сумму A+B, где A и B — это разряды (биты) обычно двоичного числа, при этом результатом будут два бита S и C, где S — это бит суммы по модулю 2, а C — бит переноса.
Секционирование (англ. partitioning) — разделение хранимых объектов баз данных (таких как таблиц, индексов, материализованных представлений) на отдельные части с раздельными параметрами физического хранения. Используется в целях повышения управляемости, производительности и доступности для больших баз данных.
Стандарты шифрования данных — совокупность правил, используемых в мощной алгоритмической технике кодировании информации.
Селектор (англ. selector) — число, хранящееся в сегментном регистре; это 16-битная структура данных, которая является идентификатором сегмента. Селектор(в современных архитектурах) указывает не на сам сегмент в памяти, а на его дескриптор, в таблице дескрипторов… Селектор «живёт» в сегментном регистре (CS, DS, ES, FS, GS, SS).
Скремблер (англ. scramble — шифровать, перемешивать) — программное или аппаратное устройство (алгоритм), выполняющее скремблирование — обратимое преобразование цифрового потока без изменения скорости передачи с целью получения свойств случайной последовательности. После скремблирования появление «1» и «0» в выходной последовательности равновероятны. Скремблирование — обратимый процесс, то есть исходное сообщение можно восстановить, применив обратный алгоритм.
Монтаж компонентов на печатную плату — процесс состоит из механического соединения деталей и электронных компонентов в последовательности, обеспечивающей их требуемое расположение и взаимодействие для обеспечения установленных технических требований.
Матричный процессор — процессор ЭВМ, представляющий собой сеть, состоящую из более простых процессоров, обладающих своей собственной памятью, работающих параллельно и обменивающихся информацией со своими ближайшими соседями. Преимуществами матричного процессора являются: отсутствие ограничения на быстродействие, обусловленного конечной скоростью распространения сигналов; устойчивость работы по отношению к повреждениям отдельных процессоров в узлах сети. Матричные процессоры используются для моделирования...
Произвольная (нерегулярная) логика (англ. Random logic) — метод реализации схем комбинационной логики путём синтеза схемы из логических элементов по высокоуровневому описанию. Название метода происходит из того факта, что расположение элементов и их соединений на первый взгляд кажется произвольным. В частности, в отличие от, например, схем памяти, произвольная логика практически не образует различимой структуры в расположении элементов на кристалле. В СБИС произвольная логика часто реализуется с...
Электронная схема — это сочетание отдельных электронных компонентов, таких как резисторы, конденсаторы, индуктивности, диоды, транзисторы и интегральные микросхемы, соединённых между собой. Различные комбинации компонентов позволяют выполнять множество как простых, так и сложных операций, таких как усиление сигналов, обработка и передача информации и т. д.
а б в г д е ё ж з и й к л м н о п р с т у ф х ц ч ш щ э ю я